请选择 进入手机版 | 继续访问电脑版
搜索
专业IC版图外包服务 微信:drclvs
广告位:SY02 广告业务联系QQ:3173974412
无锡芯满微电子有限公司---专业研发电机驱动芯片
IC设计论坛----ictown.com
广告位:SY05 广告业务联系QQ:3173974412
查看: 242|回复: 4

[咨询求助] L=1mm的倒比管原理图怎么表示,如图版图可以这么画吗?

[复制链接]

17

主题

24

帖子

91

E币

技术员

Rank: 2

积分
41
发表于 2019-12-2 15:50:10 | 显示全部楼层 |阅读模式
正常的PDK允许的最大的L=20u,但是倒比管设计的是一个L=1000um多MOS管,版图画的是通过S型的。
想问一下:
1.DRC和LVS都通过了,这样的版图,工艺厂允许吗?
2.如何设置可以让器件尺寸超过PDK规定的值,我看原始数据另建了一个库,里边的器件可以超过这个规定值,这是怎么做的,PCELL?
1.jpg
积分规则
回复

使用道具 举报

79

主题

99

帖子

375

E币

技术员

Rank: 2

积分
178
发表于 2019-12-2 15:50:34 | 显示全部楼层
为啥不用50个20um的叠起来
回复 支持 反对

使用道具 举报

246

主题

258

帖子

31

E币

助理工程师

Rank: 3Rank: 3

积分
504
发表于 2019-12-2 15:50:51 | 显示全部楼层
见过这样画的。应该没啥问题。另外,都这样的比例了,有点误差也不会有啥大影响。
回复 支持 反对

使用道具 举报

17

主题

24

帖子

91

E币

技术员

Rank: 2

积分
41
 楼主| 发表于 2019-12-2 15:51:15 | 显示全部楼层
唐一一 发表于 2019-12-2 15:50
见过这样画的。应该没啥问题。另外,都这样的比例了,有点误差也不会有啥大影响。 ...

嗯对这个模块精度倒是不太严格应该,POR模块,这样的话就是电路图不知道咋做成一个mos。串联起来lvs又过不了。当然要是不好做还是拆了算了
回复 支持 反对

使用道具 举报

17

主题

24

帖子

91

E币

技术员

Rank: 2

积分
41
 楼主| 发表于 2019-12-2 15:51:32 | 显示全部楼层
鑫玺 发表于 2019-12-2 15:50
为啥不用50个20um的叠起来

这个得串起来吧,面积会大一些,觉得画的稍微麻烦点,实在不确定就不这样画了安全点
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则



版权所有:EDABOSS论坛 投诉受理:13816911948 合作热线:13816911948

备案信息:苏经营性ICP B2-20090218号 皖ICP备09697823号 电子公告服务许可文件号:皖通[2009]556号

Powered by EDABOSS X3.4 Tamplate By EDABOSS论坛  © 2001-2013 Comsenz Inc.

广告投放 微信:drclvs

快速回复 返回顶部 返回列表