EDABOSS电子论坛

 找回密码
 立即注册
搜索
热搜: 活动 交友 discuz
查看: 708|回复: 0

[咨询求助] 请教xilinx DDR3 MIG系统时钟和参考时钟问题

[复制链接]

7

主题

0

回帖

42

E币

技术员

Rank: 2

积分
14
发表于 2018-10-1 22:36:57 | 显示全部楼层 |阅读模式
我生成了一个顶层模块,里面包含一个MIG IP核和一个MMCM IP 核。我的晶振是25M,用MMCM生成了200M和400M单端时钟,然后送给MIG IP核使用(生成过程中时钟已经选择单端没选差分)。400M作为系统时钟,200M作为参考时钟。UCF中把时钟约束都去掉了,两个时钟也去掉了(因为我的两个时钟不是作为顶层模块的输入信号)。这样thanslate出错了,显示错误770和924,大概意思是这两个时钟缓冲并行了·,没原始驱动之类的。这个问题我以前也遇到过,感觉像是多个MMCM连接在一起,多了很多BUFFER.然后出错.我想请教的是,MIG IP 核中已经有MMCM了,那么我这样做(外加一个MMCM)对不对?这两个时钟到底应该怎么产生才能和程序中其他的模块和在一起??困惑中,烦请高人不吝赐教!
积分规则
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

Archiver|手机版|小黑屋|EDABOSS电子论坛

GMT+8, 2024-4-25 11:38 , Processed in 0.038327 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表